XCVU9P-2FLGB2104I - Интеграль схемалар, урнаштырылган, кыр программалаштырыла торган капка массивы
Продукт сыйфатлары
ТYР | ТӘРESЕМӘ | Сайлагыз |
Төркем | Интеграль схемалар (IC) | |
Mfr | AMD | |
Серияләр | Virtex® UltraScale + ™ | |
Пакет | Трубка | |
Продукция торышы | Актив | |
DigiKey программалаштырылган | Тикшерелмәгән | |
LABs / CLBs саны | 147780 | |
Логик элементлар саны / күзәнәкләр | 2586150 | |
Гомуми RAM битләре | 391168000 | |
I / O саны | 702 | |
Вольт - тәэмин итү | 0.825В ~ 0.876В | |
Монтаж төре | Faceир өсте | |
Эш температурасы | -40 ° C ~ 100 ° C (TJ) | |
Пакет / очрак | 2104-BBGA, FCBGA | |
Тапшыручы җайланма пакеты | 2104-FCBGA (47.5х47.5) | |
Төп продукт саны | XCVU9 |
Документлар һәм Медиа
Ресурс төре | LINK |
Мәгълүматлар | Virtex UltraScale + FPGA Мәгълүматлар таблицасы |
Экологик мәгълүмат | Xiliinx RoHS сертификаты |
EDA модельләре | Ultra Китапханәче тарафыннан XCVU9P-2FLGB2104I |
Экологик һәм экспорт классификацияләре
АТРИБУТ | ТӘРESЕМӘ |
RoHS статусы | ROHS3 туры килә |
Дымга сизгерлек дәрәҗәсе (MSL) | 4 (72 сәгать) |
ECCN | 3A001A7B |
HTSUS | 8542.39.0001 |
FPGAs
FPGA (Field Programmable Gate Array) - PAL (Programmable Array Logic) һәм GAL (General Array Logic) кебек программалаштырыла торган җайланмаларның алга таба үсеше.Бу кушымта специфик интеграль схемалар (ASIC) өлкәсендә ярым гадәтләнгән схема буларак барлыкка килде, махсус схемаларның җитешсезлекләрен бетерде һәм программалаштырылган җайланмаларның чикләнгән санын җиңде.
FPGA дизайны фишкаларны өйрәнү генә түгел, нигездә, башка тармакларда продуктлар дизайны өчен FPGA үрнәкләрен куллану.ASICлардан аермалы буларак, FPGAлар элемтә тармагында киң кулланыла.Глобаль FPGA продукт базарына һәм аңа бәйле тәэмин итүчеләргә анализ ясап, Кытайдагы хәзерге ситуация һәм әйдәп баручы FPGA продуктларын киләчәктә тиешле технологиянең үсеш юнәлешендә табып була, гомуми үсешне алга этәрүдә бик мөһим роль уйный. Кытайның фән һәм технология дәрәҗәсе.
Чип дизайнының традицион моделеннән аермалы буларак, FPGA чиплары тикшерү һәм дизайн чиплары белән чикләнми, билгеле бер чип моделе булган продуктларның киң ассортименты өчен оптимальләштерелергә мөмкин.Deviceайланма күзлегеннән караганда, FPGA үзе ярым көйләнгән схемада типик интеграль схеманы тәшкил итә, анда санлы идарә итү модуллары, урнаштырылган берәмлекләр, чыгару берәмлекләре һәм кертү берәмлекләре бар.Шул нигездә, FPGA чипын комплекслы чип оптимизациясенә юнәлтергә, хәзерге чип дизайнын камилләштереп яңа чип функцияләрен өстәргә, шулай итеп гомуми чип структурасын гадиләштерергә һәм эшне яхшыртырга кирәк.
Төп төзелеш:
FPGA җайланмалары махсус максатлы интеграль схемаларда ярым-махсус схемага керәләр, алар программалаштырыла торган логик массивлар һәм оригиналь җайланмаларның аз капка схемасы проблемасын эффектив чишә алалар.FPGA-ның төп структурасына программалаштырыла торган кертү һәм чыгару берәмлекләре, конфигурацияләнә торган логик блоклар, санлы сәгать белән идарә итү модуллары, урнаштырылган блок RAM, чыбык ресурслары, урнаштырылган каты үзәкләр һәм аскы урнаштырылган функциональ берәмлекләр керә.FPGAлар цифрлы схема дизайны өлкәсендә киң чыбык ресурслары, кабатлана торган программалаштыру һәм югары интеграция, аз инвестицияләр аркасында киң кулланыла.FPGA дизайн агымына алгоритм дизайны, код симуляциясе һәм дизайны, такта көйләү, дизайнер һәм алгоритм архитектурасын булдыру өчен төп таләпләр керә, дизайн схемасын яки дизайн кодын язу өчен EDA кулланыгыз, код симуляциясе ярдәмендә тәэмин итегез Дизайн чишелеше туры килә фактик таләпләр, һәм, ниһаять, такта дәрәҗәсендәге көйләү, конфигурация схемасы ярдәмендә, тиешле файлларны FPGA чипына йөкләү өчен, конфигурация схемасы ярдәмендә башкарыла.