XC2C256-7TQG144C QFP144 ксилинкс чиплары 1.8В Керү-чыгару күләме 118 FLASH PLD IC электрон
Продукт сыйфатлары
ТYР | ТӘРESЕМӘ | Сайлагыз |
Төркем | Интеграль схемалар (IC) |
|
Mfr | AMD Xilinx |
|
Серияләр | CoolRunner II |
|
Пакет | Трубка |
|
Продукция торышы | Актив |
|
Программалаштырыла торган төр | Программалы системада |
|
Вакытны тоткарлау tpd (1) Макс | 6.7 нс |
|
Вольт белән тәэмин итү - эчке | 1.7В ~ 1.9В |
|
Логик элементлар саны / блоклар | 16 |
|
Макроцелллар саны | 256 |
|
Капка саны | 6000 |
|
I / O саны | 118 |
|
Эш температурасы | 0 ° C ~ 70 ° C (TA) |
|
Монтаж төре | Faceир өсте |
|
Пакет / очрак | 144-LQFP |
|
Тапшыручы җайланма пакеты | 144-TQFP (20 × 20) |
|
Төп продукт саны | XC2C256 |
|
Продукт турында мәгълүмат
Охшаш карау
Документлар һәм Медиа
Ресурс төре | LINK |
Мәгълүматлар | XC2C256 Мәгълүматлар таблицасы |
Экологик мәгълүмат | Xiliinx RoHS сертификаты |
Күрсәтелгән продукт | CoolRunner ™ -II CPLDs |
PCN Ассамблеясы / чыгышы | Mult Dev LeadFrame Chg 29 / октябрь / 2018 |
HTML мәгълүматлар таблицасы | XC2C256 Мәгълүматлар таблицасы |
Экологик һәм экспорт классификацияләре
АТРИБУТ | ТӘРESЕМӘ |
RoHS статусы | ROHS3 туры килә |
Дымга сизгерлек дәрәҗәсе (MSL) | 3 (168 сәгать) |
Статуска ирешү | .Әр сүзнең |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Катлаулы программалаштырыла торган логик җайланма (CPLD) - тулысынча программалаштырылган һәм / яки массивлар һәм макроцелллар белән логик җайланма.Макроцелллар - CPLD-ның төп төзелеш блоклары, аларда катлаулы логик операцияләр һәм дисжунктив нормаль формаларны куллану өчен логика бар./ Әм / Яисә массивлар тулысынча программалаштырылган һәм төрле логик функцияләрне башкару өчен җаваплы.Макроцелллар шулай ук эзлекле яки комбинатор логиканы башкару өчен җаваплы функциональ блоклар дип тә билгеләнергә мөмкин.
Катлаулы программалаштырыла торган логик җайланма - программалаштырыла торган логик массивлар (PLAs) һәм Programmable Array Logic (PAL) кебек элеккеге логик җайланмалар белән чагыштырганда инновацион продукт.Элегерәк логик җайланмалар программалаштырылмаган, шуңа күрә логика берничә логик чипны берләштереп төзелгән.CPLD PALs һәм кыр программалаштырыла торган капка массивлары (FPGAs) арасында катлаулылыкка ия.Аның шулай ук PALs һәм FPGAларның архитектур үзенчәлекләре бар.CPLD һәм FPGA арасындагы төп архитектур аерма шунда: FPGAлар таблицаларга нигезләнгән, ә CPLDлар диңгез капкаларына нигезләнгән.
CPLD һәм FPGAларның уртак үзенчәлекләре - аларның икесенең дә күп санлы капкалары һәм логика өчен сыгылмалы нигезләре бар.CPLDs һәм PALs арасында уртак функцияләр үзгәрүчән булмаган конфигурация хәтерен үз эченә ала.CPLDлар программалаштырыла торган логик җайланмалар базарында лидерлар, алдынгы программалаштыру, аз чыгымлы, үзгәрүчән булмаган һәм куллану җиңел кебек күп өстенлекләргә ия.
А.катлаулы программалаштырыла торган логик җайланма(CPLD) апрограммалаштырыла торган логик җайланмаарасындагы катлаулылык беләнPALsһәмFPGAs, һәм икесенең архитектур үзенчәлекләре.CPLD-ның төп төзелеш блокы амакроцелл, логик тормышка ашыруны үз эченә аланормаль формабелдерүләр һәм махсуслаштырылган логик операцияләр.
Үзенчәлекләр[редакцияләү]
Кайбер CPLD үзенчәлекләре уртакPALs:
- Очмый торган конфигурация хәтере.Күпчелек FPGAлардан аермалы буларак, тышкы конфигурацияromталәп ителми, һәм CPLD система эшләтеп җибәргәндә шунда ук эшли ала.
- Күпчелек мирас CPLD җайланмалары өчен маршрутлаштыру күпчелек логик блокларны кертү һәм чыгу сигналларын тышкы кадакларга тоташтырырга мәҗбүр итә, эчке дәүләт саклау мөмкинлекләрен киметә һәм тирән катламлы логика.Бу гадәттә зуррак CPLDлар һәм яңа CPLD продукт гаиләләре өчен фактор түгел.
Башка үзенчәлекләр уртакFPGAs:
- Күп санлы капкалар бар.CPLD'лар гадәттә меңнәрдән дистәләрчә меңнәргә тиңлогик капкалар, уртача катлаулы мәгълүмат эшкәртү җайланмаларын тормышка ашырырга мөмкинлек бирә.PALs гадәттә берничә йөз капка эквивалентына ия, FPGAлар гадәттә дистәләрчә меңнән берничә миллионга кадәр.
- Логика өчен кайбер нигезләмәләрпродукт суммасыбелдерүләр, шул исәптән макро күзәнәкләр арасындагы катлаулы кире юллар, һәм еш кулланыла торган төрле функцияләрне тормышка ашыру өчен махсус логикабөтен сан арифметик.
Зур CPLD белән кечкенә FPGA арасында иң сизелерлек аерма - CPLDда чиптагы үзгәрүчән булмаган хәтернең булуы, бу CPLD'ларны кулланырга мөмкинлек бирә.йөкләүче"Функцияләр, контрольне башка җайланмаларга тапшырганчы, аларның даими программа саклаулары булмаган.Яхшы мисал - CPLD үзгәрүчән булмаган хәтердән FPGA өчен конфигурация мәгълүматларын йөкләү өчен кулланыла.[1]
Аергычлар [редакцияләү]
CPLDлар алардан алда булган кечкенә җайланмалардан эволюцион адым иде,ПЛА(башта җибәреләСигнетика), һәмPALs.Болар үз чиратында алда идестандарт логикаПрограммалаштыру мөмкинлеге булмаган һәм логик функцияләр төзү өчен кулланылган берничә стандарт логик фишкаларны (яки аларның йөзләрчә) бергә (гадәттә басылган схема такталарында яки такталарда чыбык белән, ләкин кайвакыт, аеруча прототип ясау өчен, кулланып)чыбык белән төрүчыбык).
FPGA һәм CPLD җайланмалары архитектурасы арасында төп аерма - CPLDлар эчке нигездәтаблицалар(LUTs) FPGAлар куллангандалогик блоклар.