заказ_бг

продуктлар

LCMXO2-256HC-4TG100C Оригиналь һәм яңа запас IC тәэмин итүчесендә көндәшле бәя белән

кыска тасвирлау:

Комплекслы программалаштырыла торган логик җайланма (CPLD) - LSI (Зур Масштаблы Интеграль Схема) Интеграль Схема) кушымтасына хас Интеграль Схема (ASIC).Бу интенсив санлы система дизайны белән идарә итү өчен яраклы, һәм аны тоткарлау уңайлы.CPLD - интеграль схемаларда иң тиз үсә торган җайланмаларның берсе.
CPLD компонентлары
CPLD - зур масштаблы һәм катлаулы структурасы булган катлаулы программалаштырыла торган логик җайланма, ул зур масштаблы интеграль схемалар диапазонына керә.

 


Продукциянең детальләре

Продукция тэглары

Продукт сыйфатлары

Pbfree коды Әйе
Рохс коды Әйе
Тормыш циклы коды Актив
Их җитештерүче ЛАТТИС СЕМИКОНДУКТОР КОРП
Пакет пакеты коды QFP
Пакет тасвирламасы LFQFP,
Санау 100
Тапшыру коды туры килә
ECCN коды EAR99
HTS коды 8542.39.00.01
Samacsys җитештерүче Такталар ярымүткәргеч
Өстәмә үзенчәлек Шулай ук ​​3.3 V НОМИНАЛ ТОРМЫШЫНДА ЭШЛӘР
JESD-30 коды S-PQFP-G100
JESD-609 коды e3
Озынлык 14 мм
Дымга сизгерлек дәрәҗәсе 3
Бүләкләр саны  
I / O юллары саны  
Керүләр саны 55
Нәтиҗә саны 55
Терминаллар саны 100
Эш температурасы-макс 85 ° C.
Эш температурасы-мин  
Оештыру 0 БАСМАЛАР, 0 I / O.
Чыгыш функциясе Микс
Пакет материалы ПЛАСТИК / ЭПОКСИ
Пакет коды LFQFP
Пакетның эквивалент коды TQFP100, .63SQ
Пакет формасы СКУАР
Пакет стиле ФЛАТПАК, АЗЫК ПРОФИЛ ,, НӘРСӘ ПИЧ
Урлау ысулы Сәяхәт
Пик чагылдыру температурасы (Сел) 260
Электр белән тәэмин итү 2.5 / 3.3 V.
Программалаштырылган логика тибы ФЛАШ ПЛД
Тарату 7.36 нс
Квалификация статусы Квалификацияле түгел
Биеклек Макс 1,6 мм
Вольт-Макс 3.462 V.
Вольт-мин 2.375 V.
Вольт-Ном белән тәэмин итү 2.5 V.
Faceир өсте Әйе
Температура дәрәҗәсе БАШКАЛАР
Терминал Мэтт Калай (Сн)
Терминал формасы ГУЛЛ Канат
Терминал 0,5 мм
Терминал позициясе QUAD
Вакыт @ Peak Reflow Температура-Макс (лар) 30
Киңлек 14 мм

 

 

Продукция белән таныштыру

Комплекслы программалаштырыла торган логик җайланма (CPLD) - LSI (Зур Масштаблы Интеграль Схема) Интеграль Схема) кушымтасына хас Интеграль Схема (ASIC).Бу интенсив санлы система дизайны белән идарә итү өчен яраклы, һәм аны тоткарлау уңайлы.CPLD - интеграль схемаларда иң тиз үсә торган җайланмаларның берсе.

CPLD компонентлары

CPLD - зур масштаблы һәм катлаулы структурасы булган катлаулы программалаштырыла торган логик җайланма, ул зур масштаб диапазонына керәинтеграль схемалар.

CPLD биш төп өлешкә ия: логик массив блок, макро берәмлек, продуктның озайтылуы, программалаштырылган чыбыклы массив һәм I / O контроль блок.

1. Логик массив блок (LAB)

Логик массив блок 16 макро күзәнәкләрдән тора, һәм берничә LABS программалаштырылган массив (PIA) һәм глобаль автобус белән тоташтырылган.

2. Макро берәмлеге

MAX7000 сериясендәге макро берәмлек өч функциональ блоктан тора: логик массив, продукт сайлау матрицасы һәм программалаштырыла торган реестр.

3. Киңәйтелгән продукт

Eachәр макро күзәнәкнең бер продукт термины кире логик массивка кире җибәрелергә мөмкин.

4. Программалаштырылган чыбыклы массив

Eachәрбер LAB программалаштырылган чыбыклы массив аша кирәкле логиканы формалаштыру өчен тоташырга мөмкин.Бу глобаль автобус - программалаштырыла торган канал, ул җайланмадагы теләсә нинди сигнал чыганагын үз максатына тоташтыра ала.

5. I / O контроль блок

I / O контроль блок һәр I / O пинны кертү / чыгару һәм ике яклы эш өчен индивидуаль конфигурацияләргә мөмкинлек бирә.

CPLD һәм FPGA чагыштыру

Икесе дә булсаFPGAһәмCPLDпрограммалаштырыла торган ASIC җайланмалары һәм күп уртак характеристикаларга ия, CPLD һәм FPGA структурасындагы аермалар аркасында, аларның үзенчәлекләре бар:

1.CPLD төрле алгоритмнарны һәм комбинатор логиканы тутыру өчен кулайрак, һәм FP GA эзлекле логиканы тутыру өчен кулайрак.Башка сүзләр белән әйткәндә, FPGA флип-флоп бай структурасы өчен кулайрак, ә CPLD флип-флоп чикләнгән һәм продукт термины бай структурасы өчен кулайрак.

2.СПЛДның өзлексез маршрут структурасы аның тоткарлануының бертөрле һәм алдан әйтеп булачагын билгели, шул ук вакытта FPGA сегментлаштырылган маршрут структурасы аның тоткарлануын алдан билгели.

3.FPGA программалаштыруда CPLDга караганда күбрәк сыгылучылыкка ия.CPLD логик функцияне тотрыклы эчке тоташу схемасы белән үзгәртеп программалаштырылган, FPGA эчке тоташу чыбыкларын үзгәртеп программалаштырылган.FP GA логик капка астында программалашырга мөмкин, ә CPLD логик блок астында программалашырга мөмкин.

4. FPGA интеграциясе CPLDныкыннан югарырак, һәм ул катлаулырак чыбык структурасына һәм логик тормышка ашыруга ия.

5.CPLD куллану FPGAга караганда уңайлырак.E2PROM яки FASTFLASH технологиясе ярдәмендә CPLD программалаштыру, тышкы хәтер чипы юк, куллану җиңел.Ләкин, FPGA программалаштыру мәгълүматы тышкы хәтердә сакланырга тиеш, һәм куллану ысулы катлаулы.

6. CPLDS FPgas белән чагыштырганда тизрәк һәм алдан әйтеп була.Чөнки FPGas капка дәрәҗәсендәге программалаштыру һәм CLBS арасында таратылган үзара бәйләнешләр кабул ителә, ә CPLDS логик блок дәрәҗәсендәге программалаштыру һәм аларның логик блоклары арасындагы үзара бәйләнеш бер-берсенә бәйләнгән.

7. Программалаштыру рәвешендә, CPLD, нигездә, E2PROM яки FLASH хәтер программалаштыруга нигезләнгән, программалаштыру вакыты 10 000 тапкыр, өстенлеге шунда ки, программалаштыру мәгълүматыннан система көче югалмый.CPLDны ике категориягә бүлеп була: программистта программалаштыру һәм системада программалаштыру.FPGA-ның күпчелеге SRAM программалаштыруга нигезләнгән, система эшләгәндә программалаштыру мәгълүматлары юкка чыга, һәм программалаштыру мәгълүматлары SRAM-ка җайланма читеннән яңадан язылган булырга тиеш.Аның өстенлеге шунда: ул теләсә кайсы вакытта программалашырга мөмкин, һәм ул эштә тиз программалашырга мөмкин, шулай итеп такта дәрәҗәсендә һәм система дәрәҗәсендә динамик конфигурациягә ирешү.

8.CPLD конфиденциальлеге яхшы, FPGA конфиденциальлеге начар.

9. Гомумән алганда, CPLD-ның энергия куллануы FPGAныкыннан зуррак, һәм интеграция дәрәҗәсе никадәр югары булса, шулкадәр ачык.


  • Алдагы:
  • Алга:

  • Хәбәрегезне монда языгыз һәм безгә җибәрегез